## چکیده

در این پروژه هدف بررسی تاخیر و توان مصرفی گیت سه ورودی NOR به کمک نرم افزار hspice می باشد.

## الف)

پیادهٔ سازی NOR سه ورودی در فایل 1-Nor.sp قابل مشاهده است. با توجه به اینکه در اینورتر پایه سایز ها به صورت زیر است، سایز pmos ها در NOR برابر  $\delta$  و سایز nmos ها برابر 1 در نظر گرفته شده است.



شكل ١: سايزينگ اينورتر پايه



شکل ۲: سایزینگ انتخابی برای گیت NOR سه ورودی

Warst case trise

T = P/3 (6C+6C+9C) + P/3(6C+9C)+

=  $R_{3}$ ,  $R_{13} \land 9C$ Word case there  $S_{3} = \frac{6C}{6C}$   $S_{3} = \frac{6C}{6C}$   $S_{4} = \frac{6C}{6C}$ 

(7

مقادیر بدست آمده توسط نرم افزار در فایل 1-NOR.mt0 قابل مشاهده است.

T\_fall (hspice): 1.910e-11 T\_rise(hspice): 4.816e-12

(2

ابندا مقادیر tpdr و tpdf توسط نرم افزار محاسبه می شود. در نهایت اندازه Tpd از رابطه ی زیر بدست خواهد آمد :

Tpd = 0.5(tpdr + tpdf)

مقادیر محاسبه شده توسط نرم افزار در فایل 1-NOR.mt0 قابل مشاهده اند.

Tpdr(hspice) = 3.308e-12 Tpdf(hspice) = 1.049e-11 Tpd(hspice) = 6.897e-12

(0

بالاترین فرکانس کاری مدار از رابطه ی زیر بدست می آید:

Frequency = 1/(trise + tfall) = 4.181e+10 مقدار بالاترین فرکانس کاری محاسبه شده توسط نرم افز ار در فایل 1-NOR.mt0 قابل مشاهده است.

(,9

پیاده سازی این بخش در فایل 2-NOR.sp قابل مشاهده است. مقدار انرژی مصرفی محاسبه شده توسط مدار در فایل 2-NOR.mt0 قابل مشاهده است.

Average power = 2.049e-07 Pdp = Average power \* tpd = 1.476e-18